Diferencia entre revisiones de «DIMM»

Contenido eliminado Contenido añadido
SeroBOT (discusión · contribs.)
m Revertidos los cambios de 80.32.100.190 (disc.) a la última edición de 158.99.5.164
Etiqueta: Reversión
m Correcciones ortográficas con Replacer (herramienta en línea de revisión de errores)
Línea 11:
Cabe observar que los conectores DIMM han sido mejorados para facilitar su inserción, gracias a las palancas ubicadas a ambos lados de cada conector.
 
También existen módulos más pequeños, conocidos como [[SO-DIMM|SO DIMM]] (DIMM de contorno pequeño), diseñados para [[Computadora portátil|computadoras portátiles]]. Los módulos SO DIMM sólosolo cuentan con 144 contactos en el caso de las memorias de 64 bits, y con 77 contactos en el caso de las memorias de 32 bits.
 
== Especificación de los módulos SODIMM ==
Línea 25:
En el caso de los «DIMM x4», la anchura de datos por lado es de 36 bits, por lo tanto, el [[controlador de memoria]] (que requiere 72 bits) para hacer frente a las necesidades de ambas partes al mismo tiempo para leer y escribir los datos que necesita. En este caso, el módulo de doble cara es único en la clasificación.
 
Para los «DIMM x8», cada lado es de 72 bits de ancho, por lo que el controlador de memoria sólosolo se refiere a un lado a la vez (el módulo de dos caras es de doble clasificación).
 
== Filas de los módulos ==
Línea 35:
Por ejemplo, en un chip DIMM de una fila que tiene 64 bits de datos de entrada/salida, solo hay conjunto de chips [DRAM] que se activan para leer o recibir una escritura en los 64 bits. En la mayoría de sistemas electrónicos, los controladores de memoria son diseñados para acceder a todo el bus de datos del módulo de memoria.
 
En un chip DIMM de 64 bits hecho con dos filas, debe haber dos conjuntos de chips DRAM que puedan ser accedidos en tiempos diferentes. SóloSolo una de las filas puede ser accedida en un instante de tiempo desde que los bits de datos de los DRAM son enlazados para dos cargas en el DIMM.
 
Las filas son accedidas mediante señales «chip select» (CS). Por lo tanto para un módulo de dos filas, las dos DRAM con los bits de datos entrelazados pueden ser accedidas mediante una señal CS por DRAM.