Diferencia entre revisiones de «VHDL»

Contenido eliminado Contenido añadido
MomijiRoBot (discusión · contribs.)
m Bot: ==== Sintaxis para la definición de la arquitectura ==== → === Sintaxis para la definición de la arquitectura ===, ==== Operadores en VHDL ==== → === Operadores en VHDL ===, ====… ,∵Corregido el nivel jerárquico de la sección PR:CW#25
Línea 1:
'''VHDL''' es un [[lenguaje de especificación|lenguaje]] de especificación definido por el [[IEEE]] (''Institute of Electrical and Electronics Engineers'') (ANSI/IEEE 1076-1993) usado por ingenieros y científicosutilizado para describir circuitos digitales oy modelarpara la automatización de fenómenosdiseño científicoselectrónico respectivamente. VHDL es el acrónimo queproveniente representade la combinación de dos acrónimos: [[VHSIC]] (''Very High Speed Integrated Circuit'') y [[Lenguaje de descripción de hardware|HDL]], donde(''Hardware VHSICDescription esLanguage''). elAunque acrónimopuede deser ''Veryusado Highde Speedforma Integratedgeneral Circuit''para ydescribir HDLcualquier escircuito adigital suse vezusa elprincipalmente acrónimopara deprogramar PLD (''HardwareProgramable DescriptionLogic LanguageDevice''. Para- elDispositivo modeladoLógico físicoProgramable), existe[[FPGA]] la(''Field derivaciónProgrammable delGate lenguajeArray''), [[VHDL-AMSASIC]] y similares.
 
Originalmente, el lenguaje VHDL fue desarrollado por el departamento de defensa de los Estados Unidos a inicios de los años 80's basado en el lenguage de programación ADA, con el fin de realizar simulación desimular circuitos eléctricos digitales; sin embargo,. posteriormentePosteriormente se desarrollaron las herramientas de síntesis e implementación en hardware a partir de los archivos .VHD. Aunque puede ser usado de forma general para describir cualquier circuito digital se usa principalmente para programar PLD (''Programable Logic Device'' - Dispositivo Lógico Programable), [[FPGA]] (''Field Programmable Gate Array''), [[ASIC]] y similares.
 
Otros métodos para diseñar circuitos son la captura de esquemas (con herramientas [[Diseño asistido por computadora|CAD]]) y los diagramas de bloques, pero estos no son prácticos en diseños complejos. Otros lenguajes para el mismo propósito, pero con un nivel de abstracción superior son [[Verilog]] y [[ABEL]].